SU585609A1 - Frequency divider - Google Patents

Frequency divider

Info

Publication number
SU585609A1
SU585609A1 SU762322820A SU2322820A SU585609A1 SU 585609 A1 SU585609 A1 SU 585609A1 SU 762322820 A SU762322820 A SU 762322820A SU 2322820 A SU2322820 A SU 2322820A SU 585609 A1 SU585609 A1 SU 585609A1
Authority
SU
USSR - Soviet Union
Prior art keywords
field
frequency divider
effect transistors
threshold element
reset circuit
Prior art date
Application number
SU762322820A
Other languages
Russian (ru)
Inventor
Михаил Венедиктович Козлов
Original Assignee
Предприятие П/Я М-5988
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5988 filed Critical Предприятие П/Я М-5988
Priority to SU762322820A priority Critical patent/SU585609A1/en
Application granted granted Critical
Publication of SU585609A1 publication Critical patent/SU585609A1/en

Links

Landscapes

  • Logic Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Description

1one

Изобретение относитс  к вычислительной технике и может быть использрвано в качестве многоустойчив.рго элемента, работающего в троичном коде .The invention relates to computing and can be used as a multi-stable element operating in a ternary code.

Известен делитель частоты, содержащий две цепи последовательно соединенных элементов Т и С, одна из которых  вл етс  емкостным накопителем , пороговый элемент и цепь сброса Cl A frequency divider is known that contains two circuits of series-connected elements T and C, one of which is a capacitive drive, a threshold element and a reset circuit Cl

Цель изобретени  - повышение помехоустойчивости и преобразование бинарного сигнала в сигнал с уровнем +1, О, -1.The purpose of the invention is improving noise immunity and converting a binary signal into a signal with a level of +1, 0, -1.

Дл  этого в делителе частоты, содержащем две цепи последовательно соединенных элементов Т и С, одна из которых  вл етс  емкостным накопи телем, пороговый элемент и цепь сброса , пороговый элемент содержит два полевых транзистора, стоки которых подключены к источникам, питани  противоположных пол рностей, цепь сброса содержит два полевых транзистора, исток одного из которых соединен со стоком другого, сток одного полевого транзистора цепи сброса подключен к емкостному накопителю и к затворам полевых транзисторов порогового элетлента , исток другого полевого транзистора цепи сброса - к общей шине, затвор одного полевого транзистора цепи сброса соединен с входом 5 устройства и с выводом резистора емкостного накопител , затвор другого полевого транзистора цепи сброса - с точкой соединени  элементов 8 и С второй RC-цвпочки, другой вывод pesHC0 тора которой подключен к выходу устройства и к истокг1М полевых транзисторов порогового элемента.To do this, in a frequency divider containing two circuits of series-connected elements T and C, one of which is a capacitive accumulator, a threshold element and a reset circuit, the threshold element contains two field-effect transistors, whose drains are connected to sources, power supply of opposite polarities, circuit the reset contains two field-effect transistors, the source of one of which is connected to the drain of the other, the drain of one field-effect transistor of the reset circuit is connected to the capacitive drive and to the gates of the field-effect transistors of the threshold element, the source of another field-effect transistor of the reset circuit is connected to the common bus; the gate of one field-effect transistor of the reset circuit is connected to the input 5 of the device and to the output of a capacitor storage resistor; The pesHC0 torus of which is connected to the output of the device and to the power source of field-effect transistors of the threshold element.

На чертеже приведена принципиальна  электрическа  схема делител  часThe drawing shows the basic electrical circuit divider hour

5 тоты.5 totah.

Делитель частоты содержит две цепи последовательно соединенных элементов R и С 1,2,3,4, одна из которых  вл етс  емкостным накопителем 5, пороговый элемент 6 и цепь сброса 7. Пороговый элемент 6 содержит два полевых транзистора 8,9 стоки которых подключены к .очникам питани  10,11 противоположных пол рностей. ЦепьThe frequency divider contains two circuits of series-connected elements R and C 1,2,3,4, one of which is a capacitive drive 5, threshold element 6 and reset circuit 7. Threshold element 6 contains two field-effect transistors 8,9 of which are connected to Food sources 10,11 opposite polarities. Chain

сброса 7 содержит два полевых транзистора 12,13, исток одного из которых соединен со стоком другого. Сток полевого транзистора 12 цепи сброса 7 подключен к емкостному накопителю 5reset 7 contains two field-effect transistors 12,13, the source of one of which is connected to the drain of the other. The drain of the FET 12 of the reset circuit 7 is connected to the capacitive drive 5

и к затворам полевых транзисторов 8,9and to field effect transistors 8.9

SU762322820A 1976-02-06 1976-02-06 Frequency divider SU585609A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762322820A SU585609A1 (en) 1976-02-06 1976-02-06 Frequency divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762322820A SU585609A1 (en) 1976-02-06 1976-02-06 Frequency divider

Publications (1)

Publication Number Publication Date
SU585609A1 true SU585609A1 (en) 1977-12-25

Family

ID=20648360

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762322820A SU585609A1 (en) 1976-02-06 1976-02-06 Frequency divider

Country Status (1)

Country Link
SU (1) SU585609A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4256974A (en) * 1978-09-29 1981-03-17 Rockwell International Corporation Metal oxide semiconductor (MOS) input circuit with hysteresis

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4256974A (en) * 1978-09-29 1981-03-17 Rockwell International Corporation Metal oxide semiconductor (MOS) input circuit with hysteresis

Similar Documents

Publication Publication Date Title
KR900002328A (en) Sensing circuit
KR830002451A (en) Sense amplifier
DE3672425D1 (en) C-MOS INPUT CIRCUIT.
CH640693B (en) C-MOS OSCILLATOR CIRCUIT.
KR900002558A (en) Output circuit
GB1450119A (en) Logic circuits
ATE127639T1 (en) COMPLEMENTARY LOGIC FAMILY WITH PARALLEL LOGICAL INPUTS.
SU585609A1 (en) Frequency divider
EP0685806A4 (en) Semiconductor device.
FR2230125A1 (en) Intergrated FET voltage converter with FET in series with resistor - to give constant difference between input and output voltages
KR910007260A (en) Devices to Reduce Spike Currents in CMOS Switch Drivers
KR920010907A (en) Free charge circuit
SU411643A1 (en)
SU387437A1 (en) H.:. UNION
SU411608A1 (en)
SU902258A1 (en) Buffer device
SU790340A1 (en) Exclusive or logic element based on cmds-transistors
SU493027A1 (en) Key on transistors for switching multi-polar voltages
SU1492452A1 (en) Compensating flip-flop using mutually complementing mis-transistors
SU462274A1 (en) Trigger with counting input on transistors
SU405167A1 (en) SINGLE-PHASE INVERSE D-TRIGGER
SU1676069A1 (en) Multistable flip-flop
SU1707757A1 (en) Ternary logic disjunction using metal-insulator-semiconductor transistors
FR2352449A1 (en) Integrated complementary MOS transistor logic circuit - has four pairs of MOS transistors connected to provide three stable states of circuit
SU1429315A2 (en) Nor gate